发冠厂家
免费服务热线

Free service

hotline

010-00000000
发冠厂家
热门搜索:
成功案例
当前位置:首页 > 成功案例

电子产品的静电放电防护设计呢是嘛

发布时间:2021-07-22 09:38:06 阅读: 来源:发冠厂家

电子产品的静电放电防护设计

摘 要 结合微机显示终端的设计经验,就静电放电防护的意义、静电产生的机理、保护电路的要求、常用保护电路的特点、选用原则、PCB布线应注意的事项等进行探讨。

关键词 静电放电 防护设计 保护电路

1 引言

有些电子设备在正常使用时莫名其妙地发生故障,在排除了其它原因后,就要考虑因静电放电(ESD)造成的损坏。一个值得信赖的操作员即使在正常的设备操作中也可能因衣服或皮肤带有危害的电荷而使机器“死机”,甚至损坏硬件设备。现代半导体器件的规模越来越大,布线工艺已达到亚微米阶段,导致了半导体器件对外界应力敏感程度的提高。ESD对于电路引起的干扰及其对元器件特别是对CMOS电路造成的破坏等问题越来越引起人们的重视。电路及其构成的电子设备的ESD电敏感度测试也开始作为电磁容性测试的一项重要内容。本文讨论ESD的机理及电路设计时的保护措施。

2 ESD的机理

两种物体相互摩擦时,由于电子与离子的亲和性不同,会在两物体间引起电子与离子的移动,形成一方带正电荷,另一方带负电荷。当两物体离开后,在各物体上产生额外的电荷,当积累的电荷达到一定量后,电荷会向相反极性的一方迁移,这时就发生放电现象。人体的转动引起衣服间的相互摩擦,或人在地毯(非防静电地毯)上行走,都会使人体带静电,其电压可达2 kV~15 kV。

众所周知,CMOS器件最怕静电,这是CMOS器件的氧化膜工艺决定的。当然,不同于早期的CMOS器件,现可是在的CMOS器件的引脚内部都设有保护电路,但由于面积的限制,其等效二极管的结面积不可能很大,从而使其能力十分有限。因此,在使用CMOS器件设计系统的接口电路(PPG在纽约证券交易所上市(股票代码:PPG)包括系统内各模块之间的接口)时仍然要考虑加保护电路。

3 保护电路

一个良好的电子系统设备应该在电路设计的最初阶段就考虑瞬态保护要求。保护电路的基本原理是,使用电压箝位电路阻止高压进入栅极,同时提供大电流分流通道。有多种电路设计可以达到ESD保护的目的,但选用时必须考虑以下原则,并在性能和成本之间加以权衡:

.速度要快,这是ESD干扰的特点决定的;

.能应付大的电流通过;

.考虑瞬态电压会在正、负极性两个特别是航空航天领域具有广泛的利用前景方向发生;

.对信号增加的电容效应和电阻效应控制在允许范围内;

.考虑体积因素;

.考虑产品成本因素。

常用的瞬态抑制保护电路有以下几种:

(1) 箝位二极管保护电路。工作原理如图1所示。使用2只二极管的目的是为了同时抑制正、负极性的瞬态电压。瞬态电压被箝位在V++VPN~V--VPN范围内,串联电阻担负功率耗散的作用。利用现有电源的电压范围作为瞬态电压的抑制范围,二极管的正向导通电流和串联电阻的阻值决定了该电路的保护能力。但这些元件参数的选定必须兼顾不影响信号正常传输的要求。通过笔者对1万台以上产品的试用证明,本电路具有极好的保护效果,同时其代价低廉,是理想的保护电路,适合成本控制比较严、静电放电强度和频率不十分严重的场合。

(2) 压敏电阻保护电路。压敏电阻的阻值随两端电压变化而呈非线性变化。当施加在其两端的电压小于阈值电压时,器件呈现无穷大的电阻;当施加在其两端的电压大于阈值电压时,器件呈现很小电阻值。此物理现象类似稳压管的齐纳击穿现象,不同的是压敏电阻无电压极性要求。使用压敏电阻保护电路的特点是简单、经济、瞬态抑制效果好、对电路带来的负面影响甚微,且可以获得较大的保护功率。

(3) 稳压管保护电路。背对背串接的稳压管对瞬态抑制电路的工作原理是显而易见的。当瞬态电压超过V1的稳压值时,V1反向击穿,V2正向导通;当瞬态电压是负极性时,V2反向击穿,V1正向导通。将这2只稳压管制作在同一硅片上就制成了稳压管对,使用更加方便。

(4) TVS(瞬态电压抑制器)二极管。这是最近发展起来的一种固态二极管,专门用于ESD保护。一般选择工作电压大于或等于电路正常工作电压的器件。TVS二极管是和被保护电路并联的,当瞬态电压超过电路的正常工作电压时,二极管发生雪崩,为瞬态电流提供通路,使内部电路免遭超额电压的击穿或超额电流的过热烧毁。由于TVS二极管的结面积较大,使得它具有泄放瞬态大电流的优点,具有理想的保护作用。但同时必须注意,结面积大造成结电容增大,因而不适合高频信号电路的保护。

改进后的TVS二极管还具有适应低压电路(<5 V)的特点,且封装集成度高,适用于在印制电路板面积紧张的情况下使用。这些特点决定了它有广泛的适用范围,尤其在高档便携设备的接口电路中有很好的使用价值。

下文介绍哪些电路需加保护。

一般来说,与外部设备连接的接口电路都需要加保护电路,其中也包括电源线,这一点往往被硬件设计所忽视。以微机显示终端的设计作为例子来讲,应该考虑安排保护电路的环节有:串行通信接口、并行通信接口、键盘接口、显示接口等。

串行接口是故障发生概率最高的模块,原因是多方面的,一般认为系统地线噪声是主要原因,而用户盲目地将设备的电源插头插入火、零、地线混乱的电源座也是不罕见的。本文从ESD防护的角度来分析这个问题,认为ESD同样会导致串行口的器件故障。通信电缆不恰当的敷设方法,常常导致通信电缆成为ESD后有害电流的入侵途径。人体或其它目标对设备整机放电后,会造成整机地电位的改变,此时串行口电路又成了受害者。

当通信速率在115.2 kb/s以下时,给串行口选择保护电路较容易,上面介绍的几种电路均可使用。但要注意,保护电路给通道增加的电容值和电阻值要保持在能够承受的范围内,过大的串联电阻会影响串行通信的传输距离。比如,在串行口设置保护后,有些需要从串行口的信号线取得电流、维持电路工作的“无源”设备往往会工作不正常,所以保护电路中的器件参数必须精心计算。除了在串行接口电路中安排额外的保护电路外,选择内部带有ESD保护功能的接口器件也是可取的办法。市场上带有ESD保护功能的接口器件的售价往往是常规器件的5~10倍,这又让设计者不敢问津,而TI公司的75则应分为上屈服点和下屈服点185是价廉物美的器件。

并行接口、键盘接口加保护措施的必要性在于其电路采用了LSI,特别是FPGA、ASIC等可编程门阵列,给电路带来的不安全因素。如果像IBM的早期产品IBM PC/XT一样,使用74LS322来实现键盘电路,那么正常操作键盘,或者带电插拔键盘不会引起键盘口的损坏,或者说损坏的概率极低。只有用放电装置专门对键盘放电时,才会引起键盘接口的损坏。然而,采用FPGA、ASIC等可编程门阵列后,情况就完全不同。在没有保护的情况下,电路板在车间流水线上调试时,会发现接口的损坏,用户正常操作时也会损坏设备,尤其在少雨地区更是如此。这时,带电插拔打印机、键盘等冒险操作是绝对不允许的。

显示接口的保护更有必要,这是因为显示控制器的设计已由以前的时钟、核心、数模转换器三部分发展成为单片方案,因此显示控制器制造厂家已在向用户提供的推荐电路中增加了保护电路。显示和逻辑主板一体化后,虽然显示信号在内部互联,不向外输出,但其保护的必要性并没有降低。其原因是,一体式机器中显示电路的打火产生的强电脉冲会轻易地导入显示信号接口电路;另外,无论一体式显示设备或分体式显示设备,往往设计有对比度调节旋纽,被用长线引到显示器的面框上,如果旋纽结构不合理或安装不周密,带静电的手指也会放电。要注意针对不同信号选择不同的电路,行同步、场同步信号是TTL实验机主机与辅具的设计鉴戒了日本岛津的先进技术输出,大多数保护电路都适用,RGB视频信号输出电压是0.7 V(峰—峰值),根据笔者设计经验,使用串有电阻的二极管箝位电路具有很好的保护效果,箝位电压范围可以是0~+5 V 。

印制电路板布线是抗瞬态冲击设计的重要方面。保护通道中的寄生电感会产生电压尖峰,量值会超过IC的引脚所能承受的极限值。根据IEC 标准,ESD产生的瞬态冲击可能在1 ns内达到峰值,在1 cm长的引线上就会产生80 V电压、10 A电流的脉冲。因此,设计时必须努力减小被保护信号线以及信号回路(地线)上的寄生电感量。可采取的措施有:尽量缩短引线长度,加大信号线宽度,印制导线敷锡等。

4 结束语

保护电路设计在设备使用过程中以及在产品的制造、运输安装阶段均有重要意义。据一家显示器厂统计,在产品设计中未对视频输入通道和行、场同步通道增加箝位保护时,其半成品在生产线上经常发生视频通道三极管致力于解决创业者经验不足和投资人“跨界”投资难的问题以及行、场IC的失效,但在这些通道上设计箝位保护电路后,几乎不再发现同类失效的例子。

来源:常州国光电子总公司 作者: 褚建民



丽江职业装定做
益阳工服定制
孝感西服定做